扫一扫
关注中图网
官方微博
本类五星书更多>
-
>
中医基础理论
-
>
高校军事课教程
-
>
思想道德与法治(2021年版)
-
>
毛泽东思想和中国特色社会主义理论体系概论(2021年版)
-
>
中医内科学·全国中医药行业高等教育“十四五”规划教材
-
>
中医诊断学--新世纪第五版
-
>
中药学·全国中医药行业高等教育“十四五”规划教材
数字电路设计 版权信息
- ISBN:9787560650692
- 条形码:9787560650692 ; 978-7-5606-5069-2
- 装帧:一般胶版纸
- 册数:暂无
- 重量:暂无
- 所属分类:>>
数字电路设计 内容简介
本书从数字电路的基本概念出发, 系统介绍了数字电路的理论基础、器件实现、分析方法和设计方法。主要内容包括概述、逻辑代数基础、逻辑门电路、组合逻辑电路、时序逻辑电路的存储元件、同步时序逻辑电路、异步时序逻辑电路和脉冲产生电路。
数字电路设计 目录
第1章 概述
1.1 数字电路与计算机
1.2 数字与模拟
1.2.1 数字信号与模拟信号
1.2.2 数字电路与模拟电路
1.3 数字电路的发展
1.4 课程任务与目标
1.5 数制
1.5.1 进位计数制
1.5.2 二进制与数字信号
1.5.3 数制转换
1.6 计算机中常用的编码
1.6.1 十进制编码
1.6.2 字符编码
1.6.3 逻辑抽象与状态编码
本章小结
习题
第2章 逻辑代数基础
2.1 逻辑代数的基本概念
2.1.1 逻辑变量、常量与逻辑函数
2.1.2 逻辑函数的表示方法
2.1.3 基本运算与逻辑门
2.1.4 复合运算与逻辑门
2.2 逻辑代数的公理和定律
2.3 逻辑代数的运算规则
2.4 逻辑函数的表示形式
2.4.1 逻辑函数的基本形式
2.4.2 逻辑代数的标准形式
2.4.3 表示形式的转换
2.5 逻辑函数的化简方法
2.5.1 代数化简法
2.5.2 卡诺图化简法
2.5.3 无关项的处理
2.5.4 多输出逻辑函数的化简
本章小结
习题
第3章 逻辑门电路
3.1 门电路概述
3.1.1 正逻辑与负逻辑
3.1.2 集成门电路的分类
3.1.3 逻辑系列
3.2 CMOS集成逻辑门
3.2.1 MOS晶体管
3.2.2 CMOS反相器
3.2.3 CMOS与非门
3.2.4 CMOS或非门
3.2.5 CMOS传输门
3.2.6 CMOS三态输出门(TS门)
3.2.7 CMOS漏极开路输出门(OD门)
3.3 双极型晶体管的开关特性
3.3.1 二极管的开关特性
3.3.2 三极管的开关特性
3.4 TTL逻辑门
3.4.1 TTL与非门
3.4.2 TTL逻辑门的主要特性参数
3.4.3 TTL三态输出门(TS门)
3.4.4 集电极开路输出门(OC)
3.5 CMOS/TTL接口
3.5.1 CMOS和TTL逻辑系列
3.5.2 用TTL门驱动CMOS门
3.5.3 用CMOS门驱动TTL门
本章小结
习题
第4章 组合逻辑电路
4.1 组合逻辑电路概述
4.1.1 逻辑电路的分类
4.1.2 组合逻辑电路的特点
4.2 组合逻辑电路的分析
4.3 组合逻辑电路的设计
4.3.1 组合逻辑电路的设计方法
4.3.2 组合逻辑电路设计实例
4.4 组合逻辑电路中的竞争与冒险
4.4.1 竞争与冒险的基本概念
4.4.2 险象的分类
4.4.3 险象的判定
4.4.4 险象的消除
4.5 典型的组合逻辑电路
4.5.1 加法器
4.5.2 数值比较器
4.5.3 编码器
4.5.4 译码器
4.5.5 数据选择器
4.5.6 数据分配器
本章小结
习题
第5章 时序逻辑电路的存储元件
5.1 存储元件概述
5.1.1 双稳态元件
5.1.2 锁存器/触发器的特点与分类
5.2 基本锁存器
5.2.1 基本R-S锁存器
5.2.2 基本R-S锁存器
5.3 钟控锁存器
5.3.1 钟控R-S锁存器
5.3.2 钟控D锁存器
5.4 主从触发器
5.4.1 主从R-S触发器
5.4.2 主从J-K触发器
5.5 边沿触发器
5.5.1 边沿D触发器
5.5.2 边沿J-K触发器
5.6 其他触发器
5.6.1 T触发器
5.6.2 T′触发器
5.7 不同触发器的转换
5.7.1 基于D触发器的转换
5.7.2 基于J-K触发器的转换
5.8 集成触发器
5.8.1 集成D触发器
5.8.2 集成J-K触发器
5.9 触发器特性参数
本章小结
习题
第6章 同步时序逻辑电路
6.1 时序逻辑电路概述
6.1.1 时序逻辑电路的特点
6.1.2 时序逻辑电路的分类
6.1.3 时序逻辑电路的描述方法
6.2 同步时序逻辑电路的分析
6.2.1 同步时序逻辑电路的分析步骤
6.2.2 分析举例
6.3 同步时序逻辑电路的设计
6.3.1 设计步骤
6.3.2 建立原始状态图和原始状态表
6.3.3 状态化简
6.3.4 状态分配
6.3.5 同步时序电路设计举例
6.4 寄存器
6.4.1 锁存器
6.4.2 基本寄存器
6.4.3 移位寄存器
6.5 计数器
6.5.1 计数器的特点和分类
6.5.2 二进制计数器
6.5.3 十进制计数器
6.5.4 任意进制计数器
6.5.5 计数器容量的扩展
6.5.6 移位寄存器型计数器
6.6 综合应用与设计
6.6.1 分频器的设计
6.6.2 顺序脉冲发生器
6.6.3 序列信号发生器
本章小结
习题
第7章 异步时序逻辑电路
7.1 异步时序逻辑电路的分类
7.2 脉冲异步时序逻辑电路
7.2.1 脉冲异步时序逻辑电路的分析
7.2.2 脉冲异步时序逻辑电路的设计
7.3 电平异步时序逻辑电路
7.3.1 电平异步时序逻辑电路的描述方法
7.3.2 电平异步时序逻辑电路的分析
7.3.3 电平异步时序逻辑电路中的竞争
7.3.4 电平异步时序逻辑电路的设计
7.4 集成异步计数器
7.4.1 集成异步计数器的结构
7.4.2 集成异步计数器的功能
7.4.3 集成异步计数器的应用
本章小结
习题
第8章 脉冲产生电路
8.1 脉冲产生电路概述
8.2 555定时器
8.2.1 555定时器的内部结构
8.2.2 555定时器的基本功能
8.3 多谐振荡器
8.3.1 多谐振荡器的特点与主要参数
8.3.2 用逻辑门构成的自激多谐振荡器
8.3.3 555定时器构成自激多谐振荡器
8.3.4 石英晶体振荡器
8.4 单稳态触发器
8.4.1 单稳态触发器的特点与主要参数
8.4.2 用555定时器构成的单稳态触发器
8.4.3 集成单稳态触发器
8.4.4 单稳态触发器的应用
8.5 施密特触发器
8.5.1 施密特触发器的特点与主要参数
8.5.2 施密特触发器的结构与原理
8.5.3 用555定时器构成施密特触发器
8.5.4 集成施密特触发器
8.5.5 施密特触发器的应用
本章小结
习题
参考文献
1.1 数字电路与计算机
1.2 数字与模拟
1.2.1 数字信号与模拟信号
1.2.2 数字电路与模拟电路
1.3 数字电路的发展
1.4 课程任务与目标
1.5 数制
1.5.1 进位计数制
1.5.2 二进制与数字信号
1.5.3 数制转换
1.6 计算机中常用的编码
1.6.1 十进制编码
1.6.2 字符编码
1.6.3 逻辑抽象与状态编码
本章小结
习题
第2章 逻辑代数基础
2.1 逻辑代数的基本概念
2.1.1 逻辑变量、常量与逻辑函数
2.1.2 逻辑函数的表示方法
2.1.3 基本运算与逻辑门
2.1.4 复合运算与逻辑门
2.2 逻辑代数的公理和定律
2.3 逻辑代数的运算规则
2.4 逻辑函数的表示形式
2.4.1 逻辑函数的基本形式
2.4.2 逻辑代数的标准形式
2.4.3 表示形式的转换
2.5 逻辑函数的化简方法
2.5.1 代数化简法
2.5.2 卡诺图化简法
2.5.3 无关项的处理
2.5.4 多输出逻辑函数的化简
本章小结
习题
第3章 逻辑门电路
3.1 门电路概述
3.1.1 正逻辑与负逻辑
3.1.2 集成门电路的分类
3.1.3 逻辑系列
3.2 CMOS集成逻辑门
3.2.1 MOS晶体管
3.2.2 CMOS反相器
3.2.3 CMOS与非门
3.2.4 CMOS或非门
3.2.5 CMOS传输门
3.2.6 CMOS三态输出门(TS门)
3.2.7 CMOS漏极开路输出门(OD门)
3.3 双极型晶体管的开关特性
3.3.1 二极管的开关特性
3.3.2 三极管的开关特性
3.4 TTL逻辑门
3.4.1 TTL与非门
3.4.2 TTL逻辑门的主要特性参数
3.4.3 TTL三态输出门(TS门)
3.4.4 集电极开路输出门(OC)
3.5 CMOS/TTL接口
3.5.1 CMOS和TTL逻辑系列
3.5.2 用TTL门驱动CMOS门
3.5.3 用CMOS门驱动TTL门
本章小结
习题
第4章 组合逻辑电路
4.1 组合逻辑电路概述
4.1.1 逻辑电路的分类
4.1.2 组合逻辑电路的特点
4.2 组合逻辑电路的分析
4.3 组合逻辑电路的设计
4.3.1 组合逻辑电路的设计方法
4.3.2 组合逻辑电路设计实例
4.4 组合逻辑电路中的竞争与冒险
4.4.1 竞争与冒险的基本概念
4.4.2 险象的分类
4.4.3 险象的判定
4.4.4 险象的消除
4.5 典型的组合逻辑电路
4.5.1 加法器
4.5.2 数值比较器
4.5.3 编码器
4.5.4 译码器
4.5.5 数据选择器
4.5.6 数据分配器
本章小结
习题
第5章 时序逻辑电路的存储元件
5.1 存储元件概述
5.1.1 双稳态元件
5.1.2 锁存器/触发器的特点与分类
5.2 基本锁存器
5.2.1 基本R-S锁存器
5.2.2 基本R-S锁存器
5.3 钟控锁存器
5.3.1 钟控R-S锁存器
5.3.2 钟控D锁存器
5.4 主从触发器
5.4.1 主从R-S触发器
5.4.2 主从J-K触发器
5.5 边沿触发器
5.5.1 边沿D触发器
5.5.2 边沿J-K触发器
5.6 其他触发器
5.6.1 T触发器
5.6.2 T′触发器
5.7 不同触发器的转换
5.7.1 基于D触发器的转换
5.7.2 基于J-K触发器的转换
5.8 集成触发器
5.8.1 集成D触发器
5.8.2 集成J-K触发器
5.9 触发器特性参数
本章小结
习题
第6章 同步时序逻辑电路
6.1 时序逻辑电路概述
6.1.1 时序逻辑电路的特点
6.1.2 时序逻辑电路的分类
6.1.3 时序逻辑电路的描述方法
6.2 同步时序逻辑电路的分析
6.2.1 同步时序逻辑电路的分析步骤
6.2.2 分析举例
6.3 同步时序逻辑电路的设计
6.3.1 设计步骤
6.3.2 建立原始状态图和原始状态表
6.3.3 状态化简
6.3.4 状态分配
6.3.5 同步时序电路设计举例
6.4 寄存器
6.4.1 锁存器
6.4.2 基本寄存器
6.4.3 移位寄存器
6.5 计数器
6.5.1 计数器的特点和分类
6.5.2 二进制计数器
6.5.3 十进制计数器
6.5.4 任意进制计数器
6.5.5 计数器容量的扩展
6.5.6 移位寄存器型计数器
6.6 综合应用与设计
6.6.1 分频器的设计
6.6.2 顺序脉冲发生器
6.6.3 序列信号发生器
本章小结
习题
第7章 异步时序逻辑电路
7.1 异步时序逻辑电路的分类
7.2 脉冲异步时序逻辑电路
7.2.1 脉冲异步时序逻辑电路的分析
7.2.2 脉冲异步时序逻辑电路的设计
7.3 电平异步时序逻辑电路
7.3.1 电平异步时序逻辑电路的描述方法
7.3.2 电平异步时序逻辑电路的分析
7.3.3 电平异步时序逻辑电路中的竞争
7.3.4 电平异步时序逻辑电路的设计
7.4 集成异步计数器
7.4.1 集成异步计数器的结构
7.4.2 集成异步计数器的功能
7.4.3 集成异步计数器的应用
本章小结
习题
第8章 脉冲产生电路
8.1 脉冲产生电路概述
8.2 555定时器
8.2.1 555定时器的内部结构
8.2.2 555定时器的基本功能
8.3 多谐振荡器
8.3.1 多谐振荡器的特点与主要参数
8.3.2 用逻辑门构成的自激多谐振荡器
8.3.3 555定时器构成自激多谐振荡器
8.3.4 石英晶体振荡器
8.4 单稳态触发器
8.4.1 单稳态触发器的特点与主要参数
8.4.2 用555定时器构成的单稳态触发器
8.4.3 集成单稳态触发器
8.4.4 单稳态触发器的应用
8.5 施密特触发器
8.5.1 施密特触发器的特点与主要参数
8.5.2 施密特触发器的结构与原理
8.5.3 用555定时器构成施密特触发器
8.5.4 集成施密特触发器
8.5.5 施密特触发器的应用
本章小结
习题
参考文献
展开全部
书友推荐
- >
上帝之肋:男人的真实旅程
上帝之肋:男人的真实旅程
¥30.5¥35.0 - >
史学评论
史学评论
¥13.4¥42.0 - >
大红狗在马戏团-大红狗克里弗-助人
大红狗在马戏团-大红狗克里弗-助人
¥3.5¥10.0 - >
推拿
推拿
¥12.2¥32.0 - >
唐代进士录
唐代进士录
¥15.1¥39.8 - >
有舍有得是人生
有舍有得是人生
¥20.1¥45.0 - >
龙榆生:词曲概论/大家小书
龙榆生:词曲概论/大家小书
¥7.7¥24.0 - >
回忆爱玛侬
回忆爱玛侬
¥9.8¥32.8
本类畅销
-
食品添加剂
¥33.5¥45 -
VB语言程序设计
¥29.9¥39.8 -
C语言程序设计习题与实验指导
¥9.1¥18 -
地下建筑结构-(第三版)-(赠课件)
¥49.4¥55 -
模具制图
¥37.8¥49 -
工程机械结构认知
¥10.5¥22